39 Σημαντικές Ερωτήσεις και απαντήσεις για συνέντευξη VLSI, VHDL & Verilog

Ερωτήσεις συνέντευξης VLSI, VHDL, Verilog

1. Δώστε τον πλήρη όρο του VHDL.

  1. Πολύ υψηλή γλώσσα
  2. Γλώσσα περιγραφής υλικού υψηλής ταχύτητας ενσωμάτωσης
  3. Πολύ υψηλή γλώσσα
  4. Υλικό υψηλής ταχύτητας που περιγράφει τη γλώσσα

Ans: 2) Γλώσσα περιγραφής υλικού υψηλής ταχύτητας ενσωμάτωσης

Για βασικά μαθήματα VHDL, Κάνε κλικ εδώ!

2. Ποιος είναι ο αριθμός των τρανζίστορ Filed Effect με μεταλλικό οξείδιο που απαιτούνται για την κατασκευή μιας πύλης NOR Semiconductor δι-συμπληρωματικών μετάλλων που έχουν δύο είσοδο;

  1. 5 MOSFET
  2. 6 MOSFET
  3. 7 MOSFET
  4. 8 MOSFET

Ans: 3) 7 MOSFET

"Πώς σχεδιάζεται μια πύλη λογικής στο VLSI;" Βρείτε την απάντηση εδώ!

3. Ποιο είναι το αποτέλεσμα της «Καθυστέρησης» εάν αυξηθεί η τάση τροφοδοσίας;

  1. Αυξήσεις
  2. Μειώνεται
  3. Παραμένει το ίδιο
  4. Η καθυστέρηση δεν έχει καμία σχέση με το τροφοδοτικό.

Ans: 2) Μειώνεται

4. Ποιο ισχύει για το σχεδιασμό VLSI;

  1. Το VLSI είναι μια διαδοχική διαδικασία που έχει βρόχους ανατροφοδότησης.
  2. Το VLSI είναι μια παράλληλη διαδικασία που δεν έχει βρόχους ανατροφοδότησης.
  3. Το VLSI είναι τόσο διαδοχική όσο και παράλληλη διαδικασία που έχει βρόχους ανατροφοδότησης.
  4. Το VLSI είναι μια διαδοχική διαδικασία που δεν έχει βρόχους ανατροφοδότησης.

Ans: 3) Το VLSI είναι τόσο διαδοχική όσο και παράλληλη διαδικασία που έχει βρόχους ανατροφοδότησης.

Για περισσότερες λεπτομέρειες σχετικά με τις ερωτήσεις συνέντευξης Verilog και άλλα θέματα όπως το VLSI Design, Ελεγξε αυτό!

5. Ποια είναι η χρήση των εργαλείων CAD στο σχεδιασμό VLSI;

  1. Αυτοματοποιεί το σχεδιασμό VLSI.
  2. Μειώνει το χρόνο κύκλου σχεδιασμού.
  3. Μειώνει την πιθανότητα σφαλμάτων.
  4. Ολα τα παραπανω.

Ans: 4) Όλα τα παραπάνω.

6. Ποιος τύπος προϊόντος είναι πιο κατάλληλος για σχεδίαση με βάση FPGA;

  1. Ανάπτυξη προϊόντων μεγάλης κλίμακας.
  2. Εφαρμογές υψηλής ταχύτητας.
  3. Ανάπτυξη πρωτοτύπου.
  4. Εφαρμογές χαμηλής ισχύος.

Ans: 3) Ανάπτυξη πρωτοτύπου.

Τι είναι το Verilog; Τι είναι το σύστημα Verilog; και άλλες ερωτήσεις και απαντήσεις στη συνέντευξη Verilog είναι εδώ!

7. Ποια είναι η σχέση μεταξύ καθυστέρησης διασύνδεσης και καθυστέρησης πύλης;

  1. Η σχέση εξαρτάται από την τεχνολογία.
  2. Η καθυστέρηση στην πύλη είναι πάντα μεγαλύτερη από την καθυστέρηση διασύνδεσης.
  3. Η καθυστέρηση διασύνδεσης είναι πάντα μεγαλύτερη από την καθυστέρηση πύλης.
  4. Είναι τα ίδια.

Ans: 1) Η σχέση εξαρτάται από την τεχνολογία.

8. Δηλώστε αληθές ή ψευδές

Δήλωση: Για ένα γράφημα Υ, οι λεπτομέρειες των πληροφοριών σχεδίασης αυξάνονται όταν μετακινούνται από το κέντρο στην περιφέρεια.

  1. Οι αληθινοί
  2. Ψευδής

Ans: (2). Ψευδής

9. Γιατί προτιμάται μια συσκευή μικρού καναλιού;

  1. Είναι ευκολότερο για την κατασκευή.
  2. Έχει χαμηλότερη κατανάλωση ενέργειας.
  3. Έχει υψηλή ταχύτητα.
  4. Έχει καλύτερα χαρακτηριστικά εξόδου.

Ans: 3) Έχει υψηλή ταχύτητα.

10. Πού βρίσκει εφαρμογές το κάτω όριο του MOSFET;

  1. Αναμνήσεις.
  2. Φορτίστε συνδεδεμένες συσκευές.
  3. Βιοϊατρικές εφαρμογές.
  4. Κανένα από τα παραπάνω.

Ans: 3) Βιοϊατρικές εφαρμογές.

IMG24

Κάντε το πρώτο σας VHDL Εργο!

Κάνε κλικ εδώ!

Ερωτήσεις συνέντευξης VLSI, VHDL, Verilog, Εικόνα - 1

11. Ποια είναι η σχέση μεταξύ της αντίστασης ON του MOSFET και της πύλης προς την τάση πηγής (Vgs);

  1. Η αντίσταση ON αυξάνεται γραμμικά με Vgs.
  2. Η αντίσταση ON μειώνεται γραμμικά με Vgs.
  3. Η αντίσταση ON αυξάνεται εκθετικά με Vgs.
  4. Η αντίσταση ON μειώνεται γραμμικά με Vgs.

Ans: 4) Η αντίσταση ON μειώνεται γραμμικά με Vgs.

12. Ποια είναι η κατώτατη τάση ενός EMOSFET;

  1. Ισούται με 0 V.
  2. Λιγότερο από 0 V.
  3. Μεγαλύτερο από 0 V.
  4. Κανένα από τα παραπάνω.

Ans: 3) Μεγαλύτερο από 0 V.

13. Βρείτε το περίεργο.

  1. Διαμόρφωση μήκους καναλιού
  2. Αγωγή κάτω από το κατώτατο όριο
  3. Εφέ ζεστού φορέα.
  4. Επίδραση σώματος

Ans: 4) Επίδραση σώματος. (Όλες οι άλλες επιλογές είναι 2nd αποτέλεσμα παραγγελίας).

14. Πώς αλλάζει η πυκνότητα ντόπινγκ για κλιμάκωση σταθερής τάσης;

  1. Αυξάνεται κατά συντελεστή s
  2. Αυξάνεται κατά συντελεστή s2.
  3. Μειώνεται κατά συντελεστή για s.
  4. Μειώνεται κατά έναν συντελεστή για το s2.

Ans: 2) Αυξάνεται κατά συντελεστή s2.

15. Πώς συμβαίνει η απαγωγή ισχύος για πλήρη κλιμάκωση;

  1. Αυξάνεται κατά συντελεστή s
  2. Αυξάνεται κατά συντελεστή s2.
  3. Μειώνεται κατά συντελεστή για s.
  4. Μειώνεται κατά έναν συντελεστή για το s2.

Ans: 3) Μειώνεται κατά συντελεστή s2.

16. Πώς συμβαίνει η απαγωγή ισχύος για σταθεροποίηση τάσης;

  1. Αυξάνεται κατά συντελεστή s
  2. Αυξάνεται κατά συντελεστή s2.
  3. Μειώνεται κατά συντελεστή για s.
  4. Μειώνεται κατά έναν συντελεστή για το s2.

Ans: 1) Αυξάνεται κατά συντελεστή s.

17. Ποιο είναι το κύριο πλεονέκτημα του φορτίου εξάντλησης NMOSFET έναντι του φορτίου EMOSFET;

  1. Λιγότερη απορρόφηση ισχύος
  2. Ευκολότερη διαδικασία κατασκευής
  3. Μεγαλύτερες μεταβάσεις Vtc και καλύτερα περιθώρια θορύβου.
  4. Κανένα από τα παραπάνω.

Ans: 3) Sharper Vtc μετάβαση και καλύτερο περιθώριο θορύβου.

18. Γιατί χρησιμοποιείται το πολυπυρίτιο για την πύλη στο MOSFET;

  1. Επειδή είναι ημι-μέταλλο.
  2. Επειδή ταιριάζει με πλέγμα με σιλικόνη
  3. Επειδή είναι ευκολότερο να κατασκευάσουμε.
  4. Κανένα από τα παραπάνω.

Ans: 2) Επειδή έχει πλέγμα που ταιριάζει με σιλικόνη.

19. Δηλώστε αληθές ή ψευδές

Δήλωση: Σε πλήρη κλίμακα, το μέγεθος του ηλεκτρικού πεδίου είναι σταθερό.

  1. Οι αληθινοί
  2. Ψευδής

Λύση: (1). Αληθής

20. Ποια από τις συγκεκριμένες δηλώσεις ισχύει για έναν μετατροπέα MOSFET;

  1. Απαιτούνται ένα PMOSFET και μία αντίσταση για την εφαρμογή ενός μετατροπέα MOSFET.
  2. Απαιτούνται ένα NMOSFET και μία αντίσταση για την εφαρμογή ενός μετατροπέα MOSFET.
  3. Δύο PMOSFET.
  4. Δύο NMOSFET.

Ans: 2) Απαιτείται ένα NMOSFET και μία αντίσταση για την εφαρμογή ενός μετατροπέα MOSFET.

Εικόνα 23 1

Δημιουργήστε το πρώτο σας έργο Verilog!

Κάνε κλικ εδώ!

Ερωτήσεις συνέντευξης VLSI, VHDL, Verilog, Εικόνα - 2

21. Από ποιους παράγοντες εξαρτάται η απόσβεση ισχύος ενός μετατροπέα CMOS;

  1. Παρεχόμενη τάση.
  2. Πλάτος καναλιού NMOSFET.
  3. Πλάτος καναλιού PMOSFET.
  4. Ολα τα παραπανω.

Ans: 1) Παρεχόμενη τάση

22. Δηλώστε αληθές ή ψευδές

Δήλωση: Τα τρανζίστορ PMOS λειτουργούν ως Pull-up δίκτυο σε έναν μετατροπέα CMOS.

  1. Οι αληθινοί
  2. Ψευδής

Λύση: (1). Αληθής

23. Ποιο από τα ακόλουθα εφέ δεν έχει καμία συμβολή στην απόκλιση της ιδανικής κατάστασης ενός τρέχοντος κυκλώματος καθρέφτη;

  1. Εφέ DIBL.
  2. Μετατόπιση κατωφλίου μεταξύ δύο τρανζίστορ
  3. Διαμόρφωση μήκους καναλιού
  4. Ατελής γεωμετρική αντιστοίχιση.

Ans: 1) Εφέ DIBL.

24. Τι περιέχει η βιβλιοθήκη κυττάρων ASIC;

  1. Η φυσική διάταξη των κελιών
  2. Μοντέλο δρομολόγησης των κελιών
  3. Μοντέλο χρονισμού των κελιών
  4. Ολα τα παραπανω.

Ans: 1) Φυσική διάταξη των κυττάρων.

25. Γιατί εμφανίζεται η χαμηλότερη καθυστέρηση διάδοσης μέσω μιας πύλης;

  1. Λόγω - ισχυρού τρανζίστορ, υψηλής θερμοκρασίας, υψηλής τάσης.
  2. Λόγω – ισχυρή τρανζίστορ, χαμηλή θερμοκρασία, υψηλή τάση.
  3. Λόγω - Αδύναμο τρανζίστορ, υψηλή θερμοκρασία, υψηλή τάση.
  4. Λόγω - αδύναμο τρανζίστορ, χαμηλή θερμοκρασία, χαμηλή τάση.

Ans: 3) Λόγω - Αδύναμο τρανζίστορ, υψηλή θερμοκρασία, υψηλή τάση.

26. Ποιο από τα παρακάτω ισχύει για τη λογική σχεδίαση VLSI;

  1. Το VLSI ελαχιστοποιεί την περιοχή και καθυστερεί
  2. Το VLSI ελαχιστοποιεί την περιοχή με κόστος καθυστέρησης
  3. Το VLSI μεγιστοποιεί την ταχύτητα μειώνοντας την περιοχή
  4. Το VLSI ελαχιστοποιεί την καθυστέρηση μειώνοντας την περιοχή

Ans: 2) Το VLSI ελαχιστοποιεί την περιοχή με κόστος καθυστέρησης.

27. Τι είναι μια σκληρή μακροεντολή;

  1. Εύκαμπτο μπλοκ
  2. Σταθερό μπλοκ
  3. Ευέλικτο μπλοκ με σταθερή αναλογία διαστάσεων
  4. Ευέλικτο μπλοκ με ευέλικτη αναλογία διαστάσεων

Ans: 2) Διορθώθηκε μπλοκ

28. Δηλώστε αληθές ή ψευδές

Δήλωση: Η πλήρης μορφή του SPICE είναι - Πρόγραμμα προσομοίωσης με έμφαση στο ολοκληρωμένο κύκλωμα.

  1. Οι αληθινοί
  2. Ψευδής

Λύση: (1). Αληθής

29. Ποιο είναι το ισοδύναμο κύκλωμα για το συγκριτικό CMOS;

  1. Μη αντισταθμιζόμενο CMOS OPAMP.
  2. Αντισταθμισμένη CMOS OPAMP.
  3. Μερικώς αντισταθμιζόμενο CMOS OPAMP.
  4. Κανένα από τα παραπάνω δεν ισχύει.

Ans: 1) Μη αντισταθμιζόμενο CMOS OPAMP.

30. Ποια είναι η σχέση μεταξύ της ισοδύναμης αντίστασης ενός μεταγωγέα πυκνωτή και της συχνότητας του ρολογιού;

  1. Η αντίσταση είναι ανάλογη με τη συχνότητα του ρολογιού.
  2. Η αντίσταση είναι αντιστρόφως ανάλογη με τη συχνότητα του ρολογιού.
  3. Η αντίσταση είναι ανάλογη με το τετράγωνο της συχνότητας του ρολογιού.
  4. Η αντίσταση είναι αντιστρόφως ανάλογη με το τετράγωνο της συχνότητας του ρολογιού.

Ans: 2) Η αντίσταση είναι αντιστρόφως ανάλογη με τη συχνότητα του ρολογιού.

VLSi 1

30 Οι πιο σημαντικές και συχνές ερωτήσεις συνέντευξης VLSI! Κάνε κλικ εδώ!

Ερωτήσεις συνέντευξης VLSI, VHDL, Verilog, Εικόνα - 3

31. Ποια είναι η σχέση μεταξύ της ισοδύναμης αντίστασης ενός μεταγωγέα πυκνωτή και της χωρητικότητας;

  1. Η αντίσταση είναι ανάλογη της χωρητικότητας.
  2. Η αντίσταση είναι αντιστρόφως ανάλογη της χωρητικότητας.
  3. Η αντίσταση είναι ανάλογη με το τετράγωνο της χωρητικότητας.
  4. Η αντίσταση είναι αντιστρόφως ανάλογη με το τετράγωνο της χωρητικότητας.

Ans: 2) Η αντίσταση είναι αντιστρόφως ανάλογη της χωρητικότητας.

32. Ποια είναι η προϋπόθεση για κυριαρχία από το Diffusion Current;

  1. Ισχυρή αντιστροφή
  2. Αδύναμη αντιστροφή
  3. Ισχυρή και αδύναμη αντιστροφή.
  4. Δεν μπορεί να καθοριστεί.

Ans: 2) Αδύναμη αντιστροφή.

33. Ποια είναι η προϋπόθεση για κυριαρχία από το Drift Current;

  1. Ισχυρή αντιστροφή
  2. Αδύναμη αντιστροφή
  3. Ισχυρή και αδύναμη αντιστροφή.
  4. Δεν μπορεί να καθοριστεί.

Ans: 1) Ισχυρή αντιστροφή.

34. Δηλώστε αληθές ή ψευδές

Δήλωση: Στον καθρέφτη ρεύματος cascode, αυξάνεται η αντίσταση εξόδου.

  1. Οι αληθινοί
  2. Ψευδής

Λύση: (1). Αληθής

35. Δηλώστε αληθές ή ψευδές

Δήλωση: Ένα τρέχον κύκλωμα καθρέφτη μπορεί να χρησιμοποιηθεί ως ενισχυτής ρεύματος αυξάνοντας τους λόγους (W / L) του κατοπτρισμένου και πηγής MOSFET

  1. Οι αληθινοί
  2. Ψευδής

Λύση: (1). Αληθής

36. Ποιες συνδέσεις NMOS στο PDN, βοηθούν στην επίτευξη των όρων AND;

  1. Σύνδεση Cascade
  2. Αντι - παράλληλες συνδέσεις
  3. Συνδέσεις σειράς
  4. Παράλληλες συνδέσεις

Ans: 3) Συνδέσεις σειράς

37. Ποιος τύπος τρανζίστορ μπορεί να περάσει τέλεια τη λογική τιμή, αλλά όχι τη λογική χαμηλή τιμή;

  1. NMOSFET
  2. PMOSFET
  3. CMOS
  4. Κανένα από τα παραπάνω

Ans: 2) PMOSFET

38. Ποιος είναι ο ελάχιστος αριθμός τρανζίστορ που απαιτείται για το σχεδιασμό μιας πύλης XOR;

  1. Τρία
  2. Τέσσερα
  3. Πέντε
  4. Έξι

Ans: 4) Έξι

39. Ποιος τύπος λογικής σχεδίασης παρέχει την ελάχιστη καθυστέρηση διάδοσης;

  1. Emitter Coupled Λογική
  2. Λογική τρανζίστορ τρανζίστορ
  3. Εγγραφή λογικής τρανζίστορ
  4. Λογική τρανζίστορ διόδων

Ans: 1) Λογική συζευγμένων με Emitter

40. Δηλώστε αληθές ή ψευδές

Δήλωση: Η δυναμική λογική CMOS λειτουργεί χρησιμοποιώντας δύο μη επικαλυπτόμενους παλμούς ρολογιού.

  1. Οι αληθινοί
  2. Ψευδής

Λύση: (2). Ψευδής.

Για περισσότερες ερωτήσεις σχετικά με το VLSI θέμα και συνεντεύξεις Verilog κάντε κλικ εδώ